z-澳门皇冠贵宾会网址
- xilinx zynq-7007s/7010 cortex-a9单/双核 fpga
- 512mb ddr3 sdram
- 16mb qspi flash
- 1路千兆网口,1路usb otg,1路tf卡接口,1路jtag等
- 完美支持linux 3.15.0
- 基于高性能单/双核arm cortex-a9处理系统
- 双通道高速缓存
- 最高支持1gb ddr
- 最高支持866mhz主频
- 支持10/100/1000m ethernet
深圳市米尔科技有限公司作为xilinx全球官方皇冠集团网址442的合作伙伴,提供基于xilinx soc的全方位皇冠集团网址442的解决方案。
z-turn lite是米尔科技推出的一款z-turn精简版开发板。主板基于zynq-7000s系列中的xc7z007s单核arm fpga的soc为核心(可选xc7z010),搭载开发必备的10/100/1000m网口、usb otg、tf卡、jtag接口,其余接口通过扩展引出,方便用户以最低成本实现芯片评估和产品开发,资料提供包括用户手册,原理图,软件源代码等,同时为开发者提供了完善的软件开发环境,降低产品开发周期,实现产品快速上市。
深圳市米尔科技有限公司提供各种成熟的硬件皇冠集团网址442的解决方案,而且提供丰富的嵌入式操作系统及软件资源,通过配套的设计工具,帮助嵌入式开发人员充分发挥软硬件协同优势,实现超越传统架构的创新设计。
项目 | 参数 | |||||||||||||||||||
主控 | cpu |
处理器系统单元(ps):
|
||||||||||||||||||
硬件资源 | 内存 | 512mb ddr3 sdram(2*256mb),32bit数据总线 | ||||||||||||||||||
flash |
4gb emmc flash 16mb qspi flash |
|||||||||||||||||||
ethernet | 1路10/100/1000mbps以太网接口 | |||||||||||||||||||
外设接口及资源 | 存储卡接口 | 1路 tf 卡接口 | ||||||||||||||||||
usb接口 | 1 路 mirco usb接口 (otg) | |||||||||||||||||||
数据传输接口 | 1路10/100/1000mb/s以太网接口 | |||||||||||||||||||
按键 | 2个按键(1个复位按键,1个用户按键) | |||||||||||||||||||
led指示灯 |
1个用户灯(系统运行呼吸灯) 1个fpga配置完成指示灯 1个fpga初始化指示灯 1个电源指示灯 1个usb过流错误指示灯 |
|||||||||||||||||||
调试接口 |
1个14pin双排jtag调试接口,间距2.54mm 1 路 uart调试串口 |
|||||||||||||||||||
扩展接口 | 1个120pin双排接口 |
电气参数
项目 | 参数 |
工作温度 | -0~ 70℃,商业级(电气指标:符合ce,fcc,ccc规范要求) |
环境温度 | -50~100 ℃ |
环境湿度 | 20%~90%,非冷凝 |
pcb尺寸 | 91mm x 63mm |
pcb规格 | 10层板设计,沉金工艺,独立的接地信号层,无铅 |
电源输入要求 | dc 5v2a |
系统功耗 | 8w |
接口类型 | 双排插针接口 |
机械尺寸图
配套扩展板z-turn lite io cape使用图例
核心板对应底板接插件
功能结构图
图3z-turn lite功能结构图
linux3.15.0操作系统
类别 | 名称 | 备注 |
交叉编译器 | gcc 4.6.1 | gcc version 4.6.1 (sourcerycodebench lite 2011.09-50) |
引导程序 | boot.bin | 一级引导程序,包括fsbl、bitstream和u-boot 提供源码 |
linux内核 | linux 3.15.0 | 专为mys-xc7z007s和mys-xc7z010的硬件制定的linux内核,提供源码 |
驱动程序 | usb otg | usb otg驱动,提供源码 |
ethernet | 千兆以太网驱动,提供源码 | |
mmc/sd/tf | mmc/sd/tf卡驱动,提供源码 | |
button | button驱动,提供源码 | |
uart | 串口驱动,提供源码 | |
led | led驱动,提供源码 | |
gpio | gpio驱动,提供源码 | |
看门口 | 看门口驱动,提供源码 | |
文件系统 | ramdisk | ramdisk系统镜像 |
名称 | 型号 | 芯片 | 配置 | 备注 |
z-turn lite board | mys-7z007s-c | xc7z007s-1clg400c | 带配件包 |
具体配件见 配置清单 |
mys-7z007s-c-s | xc7z007s-1clg400c | 无配件包(仅配tf卡、光盘) | ||
mys-7z010-l-c | xc7z010-1clg400c | 带配件包 |
具体配件见 配置清单 |
|
mys-7z010-l-c-s | xc7z010-1clg400c | 无配件包(仅配tf卡、光盘) |
序号 | 名称 | 数量 | 备注 |
mys-7z007s-c单板 |
1
|
||
dvd产品光盘 |
1 | 包括底板原理图(pdf),用户手册,源码等 |
型号 | 名称 | 型号 | 名称 |
5v/2a |
1.2米mico usb2.0 连接线(1pcs) |
||
1.5米交叉网线 |
my-uart012u usb转com线 (1pcs) |
||
4g tf卡 (1pcs) |
zynq-7000 all programmable soc 产品优势
zynq®-7000 全可编程 soc (ap soc) 系列集成 arm® 处理器的软件可编程性与 fpga 的硬件可编程性,不仅可实现重要分析与硬件加速,同时还在单个器件上高度集成 cpu、dsp、assp 以及混合信号功能。zynq-7000 系列包括单核 zynq-7000s 器件和双核 zynq-7000 器件,是单位功耗性价比最高的全面可扩展的 soc 平台,可充分满足您的独特应用需求。zynq-7000s 器件采用与 28nm artix®-7 可编程逻辑配对的单核 arm cortex™-a9 处理器,是可扩展 zynq-7000 平台的最低成本产品。zynq-7000s 和 6.25gb/s 收发器一起提供,配备有通用固化外设,所实现的成本优化系统集成是电机控制与嵌入式视觉等工业物联网应用的理想选择。
zynq-7000 器件配备双核 arm cortex-a9 处理器,该处理器与基于 28nm artix-7 或 kintex®-7 的可编程逻辑集成,可实现优异的性能功耗比和最大的设计灵活性。zynq-7000 具有高达 6.25m 的逻辑单元以及从 6.6gb/s 到 12.5gb/s 的收发器,可为多摄像头驾驶员辅助系统和 4k2k 超高清电视等大量嵌入式应用实现高度差异化的设计。
以处理器为核心的高价值应用架构
- arm® 单/双核 cortex™-a9 mpcore 处理器。
- 固定的处理系统,可独立于可编程逻辑运行 。
- 处理器在复位时进行启动,就像任何基于处理器的器件或 assp 一样 。
- 处理器作为“系统主控单元”,可用于控制可编程逻辑的配置,以实现在操作期间对可编程逻辑实现完整或部分重配置功能 。
- 标准开发流程 为软件开发者提供了一个熟悉的编程环境。
灵活且不会过时的技术
- 处理系统与可编程逻辑的紧密集成,使设计团队能够创建定制化 assp。
- 可使用广泛采用的业界标准 amba 互连技术轻松添加外设和加速器,从而满足特定的应用功能、性能和延迟要求 。
- 能够与可编程逻辑共享处理器存储器(内部和外部),从而实现高带宽低延迟的需求 。
- 所实现的性能超越了离散处理器、fpga 或 fpga 软核的性能 。
- 无需深奥的 fpga 知识技能,便可使用更高级别的综合来实现协处理引擎 。
- 提供了软件和硬件的可编程性 。
- 软件更新和硬件 - 无论是对可编程逻辑进行静态还是动态的部分或完整重配置,都可以在 arm 处理系统的控制下完成 。
- 可编程逻辑的重配置特性,允许您在开发阶段的后期执行修改操作,从而满足不断变化的市场需求,同时,现场升级功能还可延长产品的在市时间。
可扩展平台
- 通用处理系统可实现横向与纵向扩展:
- 横向:通过可编程逻辑技术,设计人员可采用其 zynq-7000 all programmable soc 设计来满足其公司内部的多个产品线和各种应用的需求。
- 纵向:对于特定产品线,使用 zynq-7000 器件进行产品开发的设计人员不仅能够设计出低成本、低功耗的经济型系统,而且在使用相同平台的前提下,还可以设计出多功能、高性能的高端系统。
- zynq-7000 器件的可扩展性使公司能够对投资和开发工作进行合理化配置,从而加速产品上市进程,并且将更多资源用于实现产品差异化。
- 利用业界标准的互连技术可实现设计重用,从而加快系统开发 。
- 在可支持开源和业界领先商用操作系统和工具套件的开发工具环境下,可最大限度地减少开发投资 。
- 一个代码库可在多个产品线和多种应用中进行扩展。
物料清单(bom)成本削减
- 单芯片皇冠集团网址442的解决方案:提供了综合的处理系统和可编程逻辑 。
- 在单一的架构中进行软硬件开发 。
- 有助于开发板的设计开发 。
- 通过简化设计的复杂性,来减少系统组件的数量并降低风险 。
- 减少组件的数量 。
- 降低电源数量和电源要求 。
- 为平台设计重用提供了简化的 pcb 设计 。
可扩展器件系列
zynq-7000 ap soc 系列利用了 xilinx 7 系列 fpga 中使用的 28nm 可扩展的优化可编程逻辑。每款器件都可以满足多种应用和多种使用情况下的独特需求。可扩展型号:z-7007s、z-7014s、和z-7010和z-7020 。充分利用 artix®-7 fpga 可编程逻辑,并为高容量应用提供更低功耗和更低成本。
特性 | zynq-7000s | zynq-7000 | |
器件 | z-7007s、 z-7012s、 z-7014s | z-7010, z-7015, z-7020 | z-7030、 z-7035、 z-7045、 z-7100 |
处理器核 | 单核 arm® cortex™-a9 mpcore™ | 双核 arm cortex-a9 mpcore | |
最大频率 | 高达 766mhz | 高达 866mhz | 高达 1ghz |
支持外部内存 | ddr3、 ddr3l、 ddr2、 lpddr2 | ||
关键外设 | usb 2.0、gigabit ethernet、sd/sdio | ||
专用外设引脚 | 多达128个 | 多达128个 | 128 |
z-7007s | z-7012s | z-7014s | z-7010 | z-7015 | z-7020 | |
逻辑单元 (k) | 23 | 55 | 65 | 28 | 74 | 85 |
block ram (mb) | 1.8 | 2.5 | 3.8 | 2.1 | 3.3 | 4.9 |
dsp slice | 60 | 120 | 170 | 80 | 160 | 220 |
最大 i/o 引脚 | 100 | 150 | 200 | 100 | 150 | 200 |
最大收发器数量 | - | 4 | - | - | 4 | - |
序号 | 软件名称 | |||
更新时间 | 大小 | 下载 | ||
1 | z-turn lite入门指导手册 | 2017.8.2 | 4.94m | 下载 |